EasyAXI 第0期 - 序言

EasyAXI 第0期 封面

工作之后,我的更新停滞了很长一段时间,主要是因为工作本身占据了大量精力,闲暇时还要兼顾家庭、宠物和游戏(笑),于是视频创作就被搁置了。
EasyAXI 第0期 为什么停更

这次回归的原因其实很简单。某天,我在某书上偶然看到有人推荐我的视频作为数字IC学习的参考资料。那一刻,我真的很感慨——没想到学生时代制作的内容,至今仍然对大家有帮助。更让我意外的是,这个账号在我停更后,粉丝数量还在持续增长。看着这两万多位关注者,我觉得如果不继续创作,实在有些辜负大家的期待。
还有脸回来?

所以,我决定回来了。其实从年前开始,我就已经在准备新的视频内容了。

如今,IC设计的热潮已经逐渐退去,但依然有不少朋友在坚持学习、准备进入这个行业。我想,你们一定是真正热爱这个领域的吧?对我来说,制作视频也是一种乐趣,所以接下来我会以更轻松的心态去创作。不过,周更不太现实,月更有难度,更新频率估计比较随性,还请大家多多包涵。

未来的视频内容还是会以初学者为主要对象,毕竟我自认还没有能力去讲解过于深奥的内容。
可能大多数观众对数字芯片设计还处于入门阶段,抑或是已经学习了一些理论知识,但还缺乏实际开发的经验。
而作为回归后的第一个系列,我打算和大家聊聊SOC设计中绕不开的一个重要知识点——AXI总线协议。
EasyAXI 第0期 为什么选择讲AXI

为什么选择讲AXI?

首先,AXI协议在行业内的应用非常广泛。在现代SOC设计中,稍微追求性能的IP几乎都会采用AXI接口,工作中必然会频繁接触。不仅如此,FPGA开发中也大量使用AXI,因此无论你是学习数字IC还是FPGA,这套视频都能帮助你快速理解AXI的核心概念。

其次,目前B站上关于AXI总线开发的视频并不多,而且大部分内容仅限于知识点的讲解,或者只是在FPGA中调用现成的IP进行演示。真正手把手教你理解AXI协议并将其转化为代码实现的教程少之又少。看完这些视频后,如果让你自己动手实现一个AXI模块,可能还是会感到无从下手。

因此,我希望能通过这系列视频,带大家深入理解AXI协议的本质。芯片设计和Verilog编程的核心,其实就是描述硬件的行为逻辑。看完这套视频后,你应该会对AXI的基本行为特性有更清晰的认识,未来在工作中无论是调用IP还是自己实现新的IP,都能更加得心应手。

然后在这个过程中,可能还会穿插一些小的知识点,比如代码设计规范啊,异步处理设计,甚至是一些开发效率工具等等,让大家逐渐走进芯片设计的领域。

新视频的内容已经准备得差不多了,应该很快就能和大家见面。感谢大家的耐心等待和支持,我们下期再见!

EasyAXI 第0期 尾页


EasyAXI 第0期 - 序言
https://rongyel.github.io/posts/4c805fb1.html
作者
Rongye
发布于
2025年2月11日
许可协议